商品の詳細:
|
チャネルの数:: | 2RX、2TX | 周波数範囲:: | 0-6GHz |
---|---|---|---|
帯域幅:: | チャネルごとの160MHzまで | 特徴:: | 多数の高速インターフェイス オプション(PCIeは、10 GigE、二重1 GigEは二倍になる) |
FPGA: | XC7K410T FPGA | ADC:: | 14ビット |
ハイライト: | 2RX普遍的なソフトウェア ラジオ ペリフェラル,ソフトウェア ラジオ周辺2TX,ソフトウェア ラジオ周辺x310 |
普遍的なソフトウェア ラジオ周辺USRP-LW X310
プロダクト概観
USRP-LW X310は高性能、拡張可能な設計し、配置の次世代の無線通信システムのためのソフトウェアによって定義されるラジオ(SDR)のプラットホームである。ハードウェア アーキテクチャはDCをカバーする2つの延長帯域幅のドーター・ボード スロットを結合する–ベースバンドの帯域幅、多数の高速インターフェイス オプション(PCIeは、10 GigE、二重1 GigE二倍になる)、および便利なデスクトップか棚取付け可能な半全体の1U形式要素の大きくユーザー プログラム可能なKintex-7 FPGAの160までのMHzの6つのGHz。最高にクラスのハードウェア性能の提供に加えて、X310の開いた源のソフトウェア・アーキテクチャは多数の支えられた開発フレームワーク、参照の建築および開いた源のプロジェクトをそれを互換性があるようにする交差プラットホームUHDの運転者サポートに与える。
主な特長
1. USRP-LW X310の中心で、XC7K410T FPGAは無線のfrontendsを含む装置内のすべての主要コンポーネント、ホスト インターフェイスおよびDDR3記憶間の高速結合性を提供する。
2. UHDを与えられるデフォルトFPGAの中心はデジタル転換に機能ブロックすべてをおよび調整する転換、良頻度および他のDSP機能提供し他のUSRP装置と交換可能であるようにそれがしUHDの建築を使用する。
3. 開発者が注文DSPのブロックを組み込むことができる提供し、多数のUSRPと互換性がある支えた開発フレームワーク、参照の建築および開いた源のプロジェクトをように大きいKintex-7 FPGAは付加的なスペースを。
図式的な図表
詳しい性能:
技術的な変数:
変数部門 | 数値 | 単位 | 変数部門 | 数値 | 単位 |
入出力 | SBX-LW 120と組み合わせられた場合RFのパフォーマンス パラメータ | ||||
DC電圧の入力 | 12 | V | Single-sideband信号/イメージの拒絶 | -35/50 | dBc |
パワー消費量 | 45 | W | 段階の騒音 | ||
改宗者モジュール変数 | 3.5GHz | 1.0 | degRMS | ||
ADCのサンプリング レート(最高 | 200 | MS/s | 1MHz | 1.5 | degRMS |
ADCの決断 | 14 | ビット | 出力電力 | >10 | dBm |
DACのサンプリング レート | 800 | MS/s | 第三次の妨害ポイントを書き入れなさい | 0 | dB |
DACの決断 | 16 | ビット | 雑音指数 | 8 | dB |
ホストの最大レート(16b)を使って。 | 200 | MS/s | 物理的性質 | ||
ローカル振動正確さ | 2.5 | PPM | 実用温度 | 0-55 | C |
GPSDOの精密は締まらない | 20 | ppb | サイズ | 290×225×50 | mm |
重量(2枚のシートSBX-LW 120)。 | 1.8 | kg |
プロダクト概要:
USRP-LW X310はから選ぶためにいろいろ高速インターフェイスを提供する。箱のパネルで、ギガビットのイーサネット ポートは接続する簡単な方法である。延長帯域幅そして低い潜伏の適用のために、PHY/MACの研究のような、LW X310はこの決定論操作に有効なバス・インターフェースPCIe x4を提供する。適用が処理するネットワーク記録か複数のノードを使用するとき10G港は最もよい選択である。USRP-LW X310は他のある無線適用と助ける多くの付加的な特徴を含んでいる。例えば、FPGAの設計で、マザーボードの1GB DDR3はデータ緩衝剤処理およびデータ記憶として使用することができる。任意内部GPSDOは50nsよりより少しの同時性の遅れと合わせられたときGPSシステムへの極めて正確な頻度参照を提供する。ユーザーをGPIOインターフェイスを通してアンプおよびスイッチのような外的な部品を制御することを許可しでき事の制動機のような入力を支え、そしてデバッグする信号を観察する。USRP-LW X310はまた開発者が容易に新しいFPGAのイメージに荷を積み、デバッグすることを可能にする内部JTAGのアダプターを含んでいる。
システム開発の環境:
ネットワーク シリーズとXシリーズFPGA間のパフォーマンス比較:
この装置に含まれている:
1. USRP-LW X310
2. ギガビットのネットワーク ポート
3. SFP+Gigabitのアダプター
4. 電源
5. USB2.0JTAGケーブル
6. 4つのSMA隔壁ケーブル
USRP-LW X310のテスト
X310および3つのドーター・ボード(WBX、SBX、UBX)のテスト レポートはドーター・ボードの細部で見ることができる
コンタクトパーソン: Mr. Chen
電話番号: 18062514745